HD61203U的內部結構原理框圖如圖6-14所示。從圖6-14可見它的內部集成有一個64路液晶顯示驅動器、一個64路雙向移位寄存器、一個時序發(fā)生電路、一個振蕩器、4個邏輯電路共8個單元電路。HD61203U內部的振蕩器是RC振蕩器,它通過R和C兩端外接振蕩器電阻(R1)和振蕩器電容( C1)就可以自行工作,CR端(37腳)也可以直接外接一個時鐘信號。振蕩器的工作將使時序發(fā)生電路產生顯示時序信號和與其相配的列驅動器的時鐘信號。
HD61203U驅動器內部沒有鎖存器,移位寄存器直接控制驅動電平。數據移位寄存器是雙向傳愉的,傳輸方向由SHL設置。移位脈沖由CL2同步提供,移位脈沖的相位選擇由FCS端設置。當FCS=VDD時,CL2的上升沿有效,FCS接地時,CL2的下降沿有效。HD61203U集成電路是低阻抗點陣圖形液晶顯示行驅動器,64路XI - X64驅動端可以直接驅動較大面積的液晶顯示器件的行控制端。驅動輸出與交流驅動波形M及移位寄存器數據之間的關系如表所示。
移動寄存器數據 |
M |
輸出電平 |
含義 |
0 |
1 |
V6L、V6R |
非選顯示高電平 |
0 |
0 |
V5L、V5R |
非選顯示低電平 |
1 |
1 |
V2L、V2R |
選擇顯示低電平 |
1 |
0 |
V1L、V1R |
選擇顯示高電平 |
請記住此類文章唯一更新的網站地址:http://www.leehon.com